A blind calibration scheme for switched-capacitor pipeline analog-to-digital converters.
Loading...
Date
2020
Authors
Journal Title
Journal ISSN
Volume Title
Publisher
Abstract
Este trabajo presenta un nuevo esquema de calibración para conversores de datos análogoa-
digital (ADC). La calibración en foreground está diseñada para auto-calibrar un ADC pipeline
de capacitores conmutados. La calibración estima los parámetros eléctricos del ADC; los capacitores
de las etapas pipeline, referencias de voltaje y pérdida de carga debido a ganancia finita de
los amplificadores. La estimación es usada para compensar digitalmente errores en la conversión
durante la operación normal del ADC. Para realizar la estimación de parámetros, el algoritmo de
calibración se basa en la instanciación de conversores ΔΕ en la interfaz entre etapas pipeline reorganizando
los componentes eléctricos de las etapas pipeline. Diferentes configuraciones pueden
ser probadas usando señales de entrada auto-generadas, lo que permite al algoritmo inferir los
parámetros eléctricos subyacentes.
La calibración es realizada por la misma circuitería que opera durante el funcionamiento
normal del conversor y no requiere de un circuito o voltaje que actúe como tierra real. Sin
embargo depende de los voltajes the threshold de los sub-ADCs de las etapas pipeline, haciéndolo
inadecuado para ciruitos donde el error de los sub-ADCs es dominante. El comportamiento de un
número de ADCs de 10 bits con una ENOB de 6.3 bits fue simulado y una mejora en resolución
entre 2.5 bits para el mejor caso y 1 bit para el peor fue observada.
Description
Tesis (Master of Science in Engineering)--Pontificia Universidad Católica de Chile, 2020