Implementing a power hardware in-the-loop platform using the damping impedance method

dc.contributor.advisorPereda Torres, Javier Eduardo
dc.contributor.authorChaparro Pérez, Felipe Antonio
dc.contributor.otherPontificia Universidad Católica de Chile. Escuela de Ingeniería
dc.date.accessioned2020-11-13T15:44:45Z
dc.date.available2020-11-13T15:44:45Z
dc.date.issued2020
dc.descriptionTesis (Magíster en Ciencias de la Ingeniería)--Pontificia Universidad Católica de Chile, 2020
dc.description.abstractEl testeo y la validación son partes esenciales del desarrollo de cualquier dispositivo eléctrico de potencia. Las simulaciones Power Hardware in-the-loop pueden desempeñar un papel vital en la mejora de la fase de prueba de estos dispositivos, permitiendo escenarios de prueba realistas y, reducir costes, riesgos y ahorrar tiempo. Esta tesis presenta un trabajo de investigación sobre la implementación práctica de una plataforma de simulación PHIL utilizando el Damping Impedance Method. Para tener éxito, esto requiere la identificación de la impedancia del dispositivo bajo prueba. Presentamos una estrategia de identificación basada en el análisis espectral, para obtener una identificación no paramétrica de la impedancia del HUT, seguida de una rutina de ajuste que obtiene una representación paramétrica de la misma. A continuación se simula la plataforma PHIL para probar su funcionamiento así como el de la rutina de identificació con HUT pasivos y activos. La implementación de la plataforma PHIL se realiza en un simulador multi-nucleo de tiempo real, lo que permite que la simulación eléctrica y la rutina de identificación se ejecuten en paralelo, en un mismo dispositivo. Se realiza luego, una verificación experimental de los escenarios simulados. Se encuentra una diferencia fundamental entre la identificación de los HUT pasivos y activos y se proponen y aplican estrategias sobre como hacer frente a ella. Finalmente, se dan recomendaciones sobre la realización de más simulaciones PHIL con la plataforma.
dc.format.extentxvii, 193 páginas
dc.identifier.doi10.7764/tesisUC/ING/48238
dc.identifier.urihttps://doi.org/10.7764/tesisUC/ING/48238
dc.identifier.urihttps://repositorio.uc.cl/handle/11534/48238
dc.language.isoen
dc.nota.accesoContenido completo
dc.rightsacceso abierto
dc.subject.ddc621.31
dc.subject.deweyIngenieríaes_ES
dc.subject.otherImpedancia eléctricaes_ES
dc.subject.otherSistemas eléctricos de potenciaes_ES
dc.titleImplementing a power hardware in-the-loop platform using the damping impedance methodes_ES
dc.typetesis de maestría
sipa.codpersvinculados131481
sipa.codpersvinculados222967
Files
Original bundle
Now showing 1 - 1 of 1
Loading...
Thumbnail Image
Name:
TESIS_FChaparro_Firma Final.pdf
Size:
13.32 MB
Format:
Adobe Portable Document Format
Description:
License bundle
Now showing 1 - 1 of 1
Loading...
Thumbnail Image
Name:
license.txt
Size:
1.98 KB
Format:
Item-specific license agreed upon to submission
Description: